取消
显示结果 
搜索替代 
您的意思是: 
Highlighted
Contributor
Contributor
256 次查看
注册日期: ‎06-28-2020

PMA与PMA直连为什么会丢包?

跳至解决方案

使用的是7系列芯片,用的是GTX。我不使用任何模块去处理,bypass了RX_FIFO、gearbox等模块。

想自己写代码模拟 IP自带的FAR-END PMA功能。

生成1个只有PMA的IP。

用PMA的RX端与TX端连接。

这个时候会出现丢包的情况。想咨询是什么原因?

是因为时钟域导致的还是?

 

0 项奖励
1 解答

已接受的解答
Highlighted
Xilinx Employee
Xilinx Employee
131 次查看
注册日期: ‎05-02-2013

那就发一些有规律的数据,比如计数,然后一步步查

收进来的RX有没有掉,然后再发出去的TX有没有掉,先确认下掉在哪一部分了

在原帖中查看解决方案

0 项奖励
5 回复数
Highlighted
Contributor
Contributor
192 次查看
注册日期: ‎06-28-2020

自己顶~一下。

0 项奖励
Highlighted
Xilinx Employee
Xilinx Employee
138 次查看
注册日期: ‎05-02-2013

板上还是仿真?

两边是同源时钟吗?

0 项奖励
Highlighted
Contributor
Contributor
135 次查看
注册日期: ‎06-28-2020

上板。2个PMA都是同源时钟。

2个serdes的date信号是直接对接的。

0 项奖励
Highlighted
Xilinx Employee
Xilinx Employee
132 次查看
注册日期: ‎05-02-2013

那就发一些有规律的数据,比如计数,然后一步步查

收进来的RX有没有掉,然后再发出去的TX有没有掉,先确认下掉在哪一部分了

在原帖中查看解决方案

0 项奖励
Highlighted
Contributor
Contributor
116 次查看
注册日期: ‎06-28-2020

还有想问一下 xilinx的u50的QSFP28可以支持1G速率吗?

0 项奖励