取消
显示结果 
显示  仅  | 搜索替代 
您的意思是: 
Highlighted
Visitor
Visitor
264 次查看
注册日期: ‎06-02-2020

zynq ultrascale+ mpsoc ps side dp example design

MPSoC EV自研板,PS侧DP接口电路参考官方104设计,但是在下载官方提供的dpdma的example design时,显示屏上未输出绿条,串口信息如下:

DPDMA Generic Video Example Test

Generating Overlay.....

 

HPD event .......... ! Connected.

 

Lane count =        2

 

Link rate =        20

 

 

 

Starting Training...

 

! Training succeeded.

 

DONE!

 

Lane count =        2

 

Link rate =        20

 

 

 

Starting Training...

 

! Training succeeded.

 

DONE!

 

.......... HPD event

 

Successfully ran DPDMA Video Example Test

HPD pulse ..........

 

! Re-training required.

 

Lane count =        2

 

Link rate =        20

 

 

 

Starting Training...

 

! Training succeeded.

 

DONE!

 

.......... HPD pulse

 

根据串口信息,示波器确实在DP座子的HPD引脚抓到了一个960us的下拉的pulse,但是代码运行中显示屏一直是开启状态,请问有遇到过一样问题的可以讨论一下吗

0 项奖励
3 回复数
Xilinx Employee
Xilinx Employee
177 次查看
注册日期: ‎04-15-2011

@display
从打印看,没有看到什么问题。
你的AUX接口是通过MIO还是EMIO输出的?AUX上面的信号有抖动吗?
-------------------------------------------------------------------------
Don't forget to reply, kudo, and accept as solution.
-------------------------------------------------------------------------
0 项奖励
Highlighted
Visitor
Visitor
162 次查看
注册日期: ‎06-02-2020

您好,我的AUX接口是通过MIO输出的,MIO27-30,判断抖动的话请问有正确的信号波形可以参考吗

0 项奖励
Highlighted
Xilinx Employee
Xilinx Employee
122 次查看
注册日期: ‎04-15-2011

@display 

我主要想确认你是否从EMIO出来,因为EMIO出来需要添加额外的逻辑。

你那边有开发板吗?你可以对照开发板上AUX的波形,或者displayport协议里面的AUX时序。

另外,你的displayport确认是双通道的吗?你的Vivado配置能发出来吗?

 

-------------------------------------------------------------------------
Don't forget to reply, kudo, and accept as solution.
-------------------------------------------------------------------------
0 项奖励